淘客熙熙

主题:【原创】从龙芯1千万芯片销售谈起 -- testjhy

共:💬95 🌺42 新:
全看分页树展 · 主题 跟帖
家园 【文摘】Cadence IC设计平台鼎力相助,中科院龙芯

http://www.eetchina.com/ART_8800442938_480101_1ffd03fd200611_no.HTM

Cadence IC设计平台鼎力相助,中科院龙芯2E横空出世!

上网时间 : 2006年11月23日

Cadence设计系统公司日前宣布中国科学院计算技术研究所采用了Cadence公司的IC设计平台的部分工具,顺利完成“龙芯2E”成功出带并达到千兆性能指标。

中科院计算所继2002年研制成功龙芯1号处理器芯片后,近年分别研制成功龙芯2号的不同型号——龙芯2B、龙芯2C、龙芯2E,每个芯片的性能都是前一个芯片的3倍,实现了通用处理器设计的跨越式发展。中科院计算所此次研发的龙芯2E通用64位处理器是中国大陆地区首个采用90纳米设计技术的处理器,该处理器最高主频达到1.0GHz。

中科院计算所在“龙芯2E”中采用了Cadence Encounter数字IC设计平台中的CeltIC NDC纳米延时分析器,Virtuoso Schematic Editor原理图编辑器, Virtuoso Analog Design Environment模拟设计环境、Virtuoso Layout Editor版图编辑器以及Incisive功能验证平台中的NC Sim多语言仿真环境。

CeltIC NDC纳米延时分析技术可以精确计算噪声对延时和功能的影响,从而在出带之前避免了潜在的噪声问题和致命的硅片错误。定制数字IC设计方法可在面积和功耗最小化的同时令性能最大化;但它需要一批有着极高技能水平的特定的工程师投入巨大的手工劳力。为了简化设计定制IC的工艺,需要精密的软件和流程方法以满足产品快速上市和快速量产的目标。Cadence Virtuoso定制设计平台为定制模拟、射频和混合信号IC提供了极其迅速而精确的设计方式。此外,NC Sim在单一内核上实现了Verilog与VHDL混合语言的高性能集成仿真,并可平滑升级至更完备的Incisive功能验证平台。

全看分页树展 · 主题 跟帖


有趣有益,互惠互利;开阔视野,博采众长。
虚拟的网络,真实的人。天南地北客,相逢皆朋友

Copyright © cchere 西西河